J4 ›› 2010, Vol. 28 ›› Issue (04): 410-.
王 阳1a,赵春喜1b|郭山河2
WANG Yang1a|ZHAO Chun-xi1b|GUO Shan-he2
摘要:
设计一个实时图像放大引擎IP( Intellectual Property )核,该IP核以最小化硬件资源占用和最短的时钟周期消耗,快速实现预定比例的图像放大。用VHDL(Very\|High\|Speed Integrated Circuit Hardware Description Language)语言描述,可结合到各种显示输出集成电路芯片中。提出一种简化的D1到XGA(Extended Graphics Array)格式转换的有效算法;在此基础上给出算法基于FPGA(Field Programmable Gate Array)上的实现形式和流水线处理结构。实验表明,该设计的图像放大系统可实现在65 帧/s的显示速率下高质量的D1到XGA格式转换,同时很好地保留图像的边缘信息。
中图分类号: