吉林大学学报(信息科学版) ›› 2017, Vol. 35 ›› Issue (6): 612-616.
李东泽 a , 曹凯宁 a , 曲摇 明 a,b , 王富昕 b
LI Dongze a , CAO Kaining a , QU Ming a,b , WANG Fuxin b
摘要: 针对国内 RISC-V(Reduced Instruction Set Computer-Five)处理器领域的空白以及对处理器性能的优化问
题, 将开源 3 级流水线 RISC-V 处理器 VScale 扩展为 5 级流水线处理器。 在对比 3 级流水线和 5 级流水线的差
异的基础上, 为 5 级流水线设计了冒险检测以及旁路单元, 解决了 5 级流水线的数据相关问题, 并为该处理器
编写外设(LCD1602、 UART)控制器, 最终在 FPGA(Field-Programmable Gate Array)开发板上实现了软硬件协同
仿真。 仿真结果表明, 扩展后的处理器运行正常, 且速度比扩展前的处理器快约 30%。
中图分类号: